経済総合 – とれまがニュース

経済や政治がわかる新聞社や通信社の時事ニュースなど配信

とれまが – 個人ブログがポータルサイトに!みんなでつくるポータルサイト。経済や政治がわかる新聞社や通信社の時事ニュースなど配信
RSS
経済総合 市況 自動車 ビジネス 中国
とれまが >  ニュース  > 経済ニュース  > 経済総合

東芝メモリ:96層積層プロセスを用いた第4世代3次元フラッシュメモリ「BiCS FLASH™」の開発について

2017年06月28日

東京

(ビジネスワイヤ) -- 東芝メモリ株式会社は、3次元フラッシュメモリ「BiCS FLASH™」注1の96層積層プロセスを適用した製品を試作し、基本動作を確認しました。本試作品は256ギガビット(32ギガバイト)の3ビット/セル(TLC)で、2017年後半にサンプル出荷、さらに2018年に量産開始を予定しており、データセンター向けエンタープライズSSDやPC向けSSD、スマートフォン、タブレット、メモリカードなどを中心に市場のニーズに合わせて展開していきます。

今後、96層積層プロセスを用いた512ギガビット(64ギガバイト)をはじめ、4ビット/セル(QLC)等のBiCS FLASH™の製品化も計画しています。

本試作品は、回路技術やプロセスを最適化することでチップサイズを小型化し、64層積層プロセスを用いたBiCS FLASH™と比べて単位面積あたりのメモリ容量を約1.4倍に大容量化しました。また、チップサイズの小型化により1枚のシリコンウェハーから生産されるメモリ容量を増やし、ビットあたりのコスト削減を実現しています。

当社は、2007年に3次元積層構造を用いたフラッシュメモリを世界で初めて公表注2しており、今後も継続して求められるメモリの大容量化、小型化など多様な市場のニーズに応えるためフラッシュメモリの3次元積層構造化を進めていきます。

なお、96層プロセスを用いた製品は、当社四日市工場の第5棟、新・第2製造棟および2018年夏に第一期が竣工予定の第6製造棟でも製造する予定です。

注1 従来のシリコン平面上にフラッシュメモリ素子を並べたNAND構造ではなく、シリコン平面から垂直方向にフラッシュメモリ素子を積み上げ、素子密度を大幅に向上した構造。注2 2007年6月12日当社発表資料。

・本ページに記載されている社名・商品名・サービス名などは、それぞれ各社が商標として使用している場合があります。

連絡先

本資料に関するお問い合わせ先:
東芝メモリ株式会社
経営企画部
山路 航太
Tel:03-3457-3473
e-mail: semicon-NR-mailbox@ml.toshiba.co.jp

記事提供:ビジネスワイヤ

記事引用:アメーバ?  ブックマーク: Google Bookmarks  Yahoo!ブックマークに登録  livedoor clip  Hatena ブックマーク  Buzzurl ブックマーク

ニュース画像

一覧

関連ニュース

とれまがファイナンス新着記事

とれまがマネー

とれまがマネー

IR動画

一覧

とれまがニュースは、時事通信社、カブ知恵、Digital PR Platform、BUSINESS WIRE、エコノミックニュース、News2u、@Press、ABNNewswire、済龍、DreamNews、NEWS ON、PR TIMES、LEAFHIDEから情報提供を受けています。当サイトに掲載されている情報は必ずしも完全なものではなく、正確性・安全性を保証するものではありません。当社は、当サイトにて配信される情報を用いて行う判断の一切について責任を負うものではありません。

とれまがニュースは以下の配信元にご支援頂いております。

時事通信社 IR Times カブ知恵 Digital PR Platform Business Wire エコノミックニュース News2u

@Press ABN Newswire 済龍 DreamNews NEWS ON PR TIMES LEAF HIDE

Copyright (C) 2006-2026 sitescope co.,ltd. All Rights Reserved.